Автор работы: Пользователь скрыл имя, 23 Ноября 2011 в 22:56, реферат
Оперативная память - в информатике - память, часть системы памяти ЭВМ, в которую процессор может обратиться за одну операцию. Предназначена для временного хранения данных и команд, необходимых процессору для выполнения им операций. Оперативная память передаёт процессору данные непосредственно, либо через кэш-память. Каждая ячейка оперативной памяти имеет свой индивидуальный адрес.
Введение.
Простейшая схема взаимодействия оперативной памяти с ЦП.
Устройство и принципы функционирования оперативной памяти.
Эволюция динамической памяти.
FPM DRAM (Fast Page Mode DRAM) быстрая страничная память.
EDO-DRAM (Extended Data Out) память с усовершенствованным выходом.
Модуль памяти EDO-DRAM BEDO (Burst EDO) - пакетная EDO RAM.
SDRAM (Synchronous DRAM) - синхронная DRAM.
Модуль памяти SDRAM. DDR SDRAM, SDRAM II (Double Data Rate SDRAM).
RDRAM (Rambus DRAM) - Rambus-память.
DDR3 SDRAM.
DDR2 SDRAM.
Спецификации стандартов DDR3.
Спецификации стандартов DDR3.
Цены на оперативную память в России.
Заключение.
Список используемой литературы.
МИНИСТЕРСТВО ОБРАЗОВАНИЯ И НАУКИ РОССИЙСКОЙ
ФЕДЕРАЦИИ
ТАГАНРОГСКИЙ ТЕХНОЛОГИЧЕСКИЙ ИНСТИТУТ
ЮЖНОГО ФЕДЕРАЛЬНОГО УНИВЕРСИТЕТА
Дисциплина: «Информатика»
Реферат
на тему: «Оперативная память персонального
компьютера»
Выполнил: студент группы Э-71
Оноприенко Николай.
Проверил: преподаватель
Вишневецкий В.Ю.
Таганрог
2011
Содержание:
Введение
Оперативная
память - в информатике - память, часть
системы памяти ЭВМ, в которую процессор
может обратиться за одну операцию. Предназначена
для временного хранения данных и команд,
необходимых процессору для выполнения
им операций. Оперативная память передаёт
процессору данные непосредственно, либо
через кэш-память. Каждая ячейка оперативной
памяти имеет свой индивидуальный адрес.
Оперативная память персональных компьютеров сегодня, как и десять лет тому назад, строится на базе относительно недорогой динамической памяти - DRAM (Dynamic Random Access Memory). Множество поколений интерфейсной логики, сменилось за это время. Эволюция носила ярко выраженный преемственный характер - каждое новое поколение памяти практически полностью наследовало архитектуру предыдущего, включая, в том числе, и свойственные ему ограничения. Ядро же памяти (за исключением совершенствования проектных норм таких, например, как степень интеграции) и вовсе не претерпевало никаких принципиальных изменений. Даже "революционный" Rambus Direct RDRAM ничего подлинного революционного в себе не содержит и хорошо вписывается в общее "генеалогическое" древо развития памяти. Поэтому, устройство и принципы функционирования оперативной памяти лучше всего изучать от самых старых моделей памяти до самых современных разработок.
В микросхемах
памяти, выпускаемых до середины девяностых,
были существенные недостатки (большие
задержки передачи данных, малый объем
памяти и т.д.). С появлением Intel Pentium
60 (1993 год) и Intel 486DX4 100 (1994 год) возникла
потребность в совершенствовании динамической
памяти.
FPM DRAM (Fast Page Mode DRAM) быстрая страничная память
Первой моделью стала FPM-DRAM - Fast-Page Mode DRAM (Память быстрого страничного режима), разработанная в 1995 году. Основным отличием от памяти предыдущего поколения стала поддержка сокращенных адресов. Если очередная запрашиваемая ячейка находится в той же самой строке, что и предыдущая, ее адрес однозначно определяется одним лишь номером столбца и передача номера строки уже не требуется. При последовательном чтении ячеек памяти, (равно как и обработке компактных одно-двух килобайтовых структур данных), время доступа сокращается на 40%, так как обрабатываемая строка находится во внутреннем буфере микросхемы, и обращаться к матрице памяти нет никакой необходимости.
Недостатками FPM-DRAM памяти стало хаотичное обращение к памяти, равно как и перекрестные запросы ячеек из различных страниц, со всей очевидностью не могут воспользоваться преимуществами передачи сокращенных адресов и работают с FPM-DRAM в режиме обычной DRAM. Ситуация, когда запрашиваемая ячейка находится в открытой строке, называется "попаданием на страницу" (Page Hit), в противном случае говорят, что произошел промах (Page Miss). Поскольку, промах облагается штрафными задержками, критические к быстродействию модули должны разрабатываться с учетом особенностей архитектуры FPM-DRAM, так что абстрагироваться от ее устройства уже не получается. Возникла и другая проблема: непостоянство времени доступа затрудняет измерение производительности микросхем памяти и сравнение их скоростных показателей друг с другом.
EDO-DRAM (Extended Data Out) память с усовершенствованным выходом
С увеличением
тактовой частоты микропроцессоров,
требовалось качественное новое
решение оперативной памяти, а
не оптимизация FPM DRAM памяти. И в 1996 году
был придуман новый интерфейс
оперативной памяти - EDO-DRAM. Его основным
отличием было в том, что каждую микросхему
оснастили специальным
Модуль памяти EDO-DRAM BEDO (Burst EDO) - пакетная EDO RAM
Двукратное увеличение производительности было достигнуто лишь в BEDO-DRAM (Burst EDO). Добавив в микросхему генератор номера столбца, конструкторы ликвидировали задержку сигнала подзарядки, сократив время цикла до 15 нс. После обращения к произвольной ячейке микросхема BEDO автоматически, без указаний со стороны контроллера, увеличивает номер столбца на единицу, не требуя его явной передачи. По причине ограниченной разрядности адресного счетчика (конструкторы отвели под него всего лишь два бита) максимальная длина пакета не могла превышать четырех ячеек (22=4). Главным преимуществом BEDO памяти по сравнению с EDO RAM было то что она работала на максимально возможной скорости с частотой 66 МГц, т.е. она была на ~40% быстрее EDO-DRAM! Все же, несмотря на свои скоростные показатели, BEDO оказалась не конкурентоспособной и не получила практически никакого распространения. Просчет состоял в том, что BEDO, как и все ее предшественники, оставалась асинхронной памятью. Это накладывало жесткие ограничения на максимально достижимую тактовую частоту, ограниченную 60 - 66 (75) мегагерцами.
SDRAM (Synchronous DRAM) - синхронная DRAM
Появление микропроцессоров с шинами на 100МГц привело к радикальному пересмотру механизма управления памятью, и подтолкнуло конструкторов к созданию синхронной динамической памяти - SDRAM (Synchronous-DRAM). Как и следует из ее названия, микросхемы SDRAM памяти работают синхронно с контроллером, что гарантирует завершение цикла в строго заданный срок. Кроме того, номера строк и столбцов подаются одновременно, с таким расчетом, чтобы к приходу следующего тактового импульса сигналы уже успели стабилизироваться и были готовы к считыванию. Так же, в SDRAM реализован усовершенствованный пакетный режим обмена. Контроллер может запросить как одну, так и несколько последовательных ячеек памяти, а при желании - всю строку целиком! Это стало возможным благодаря использованию полноразрядного адресного счетчика уже не ограниченного, как в BEDO, двумя битами.
Другое усовершенствование.
Количество матриц (банков) памяти в SDRAM
увеличено с одного до двух (а, в
некоторых моделях, и четырех). Это
позволяет обращаться к ячейкам
одного банка параллельно с
Модуль памяти SDRAM. DDR SDRAM, SDRAM II (Double Data Rate SDRAM)
Дальнее развитие синхронной памяти привело к появлению DDR-SDRAM - Double Data Rate SDRAM (SDRAM удвоенной скорости передачи данных). Удвоение скорости достигается за счет передачи данных и по фронту, и по спаду тактового импульса (в SDRAM передача данных осуществляется только по фронту). Благодаря этому эффективная частота увеличивается в два раза - 100 МГц DDR-SDRAM по своей производительности эквивалента 200 МГц SDRAM. Правда, по маркетинговым соображениям, производители DDR-микросхем стали маркировать их не тактовой /* рабочей */ частой, а максимально достижимой пропускной способностью, измеряемой в мегабайтах в секунду.
Претерпела изменения и конструкция управления матрицами (банками) памяти. Во-первых, количество банков увеличилось с двух до четырех, а, во-вторых, каждый банк обзавелся персональным контроллером (не путать с контроллером памяти!), в результате чего вместо одной микросхемы мы получили как бы четыре, работающих независимо друг от друга. Соответственно, максимальное количество ячеек, обрабатываемых за один такт, возросло с одной до четырех.
RDRAM (Rambus DRAM) - Rambus-память
С DDR-SDRAM жесточайше конкурирует Direct RDRAM, разработанная компанией Rambus. Имеет основных отличий от памяти предыдущих поколений всего три:
а) увеличение тактовой частоты за счет сокращения разрядности шины,
б) одновременная передача номеров строки и столба ячейки,
Информация о работе Оперативная память персонального компьютера